Please use this identifier to cite or link to this item:
https://hdl.handle.net/1889/1469
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Boni, Andrea | - |
dc.contributor.advisor | Morandi, Carlo | - |
dc.contributor.author | Bigi, Marco | - |
dc.date.accessioned | 2010-07-08T10:21:08Z | - |
dc.date.available | 2010-07-08T10:21:08Z | - |
dc.date.issued | 2010 | - |
dc.identifier.uri | http://hdl.handle.net/1889/1469 | - |
dc.description.abstract | Il lavoro di tesi presenta la progettazione e l’implementazione di un Convertitore Analogico-Digitale (ADC) a basso consumo, 6-bit, 125MSps, basato su sette sub-convertitori ad approssimazioni successive in architettura time-interleaved. Il DAC di ogni sub-convertitore sfrutta la tecnica del merging capacitivo, mentre il registro per le approssimazioni successive (SAR) è basato su una architettura completamente sincrona. Dal momento che il DAC mostra la capacità di campionamento, l’ amplificatore di Sample-and-Hold di ingresso non è utilizzato, consentendo un ulteriore risparmio di energia. Il convertitore, implementato in tecnologia ST 90-nm CMOS, mostra un consumo di corrente complessivo di 2.5mA al tasso di campionamento di 125MSps, corrispondente ad una Figura di Merito (FoM) di 0.57pJ/conv. La risoluzione effettiva misurata (ENOB) è di 5.13 bit con sinusoide di ingresso alla frequenza di Nyquist. Il convertitore è stato progettato per una tensione di alimentazione di 1V. Su questa base, è stato progettato, fino a livello layout, un secondo ADC a basso consumo, 6-bit, 1.5GSps in tecnologia TSMC 90-nm CMOS, basato su tecnica time-interleaving a due livelli. La risoluzione effettiva simulata in post-layout è di 5.65 bit, con un consumo di corrente di 25mA, cui corrisponde una Figura di Merito di 0.33pJ/conv con tensione di alimentazione di 1V. | it |
dc.description.abstract | The thesis work presents the design and implementation of a low-power 6-b, 125MSps time-interleaved Analog-to-Digital converter (ADC), based on seven time-interleaved successive-approximation sub-converters. Merged-capacitor technique is implemented in the DAC embedded in each sub-converter, while the successive approximations register (SAR) is based on a fully synchronous architecture using D-type flip-flop gates. Since the embedded DACs exhibit sampling capability, any sample and-hold amplifier at the ADC input is avoided, leading to further power saving. The converter, implemented in ST 90-nm digital CMOS technology, exhibits an overall current consumption of 2.5mA at a sampling rate of 125MSps, corresponding to a Figure of Merit of 0.57pJ/conv. The measured effective resolution (ENOB) is 5.13 bits with a full-Nyquist input sine-wave. The proposed converter is designed for a supply voltage of 1V. Based on this architecture, a second low-power, 6-b, 1.5GSps double time-interleaved ADC has been designed till layout level in TSMC 90-nm CMOS technology. Post-layout simulated performances exhibit an effective resolution of 5.65 bits. Current consumption is 25mA corresponding to a FoM of 0.33pJ/conv. Supply voltage is 1V. | it |
dc.language.iso | Italiano | it |
dc.publisher | Università degli Studi di Parma. Dipartimento di Ingegneria dell'Informazione | it |
dc.relation.ispartofseries | Dottorato di ricerca in Tecnologie dell'Informazione | it |
dc.rights | ® Marco Bigi, 2010 | it |
dc.subject | Analog-to-Digital converters | it |
dc.subject | Successive-approximation | it |
dc.subject | CMOS | it |
dc.subject | low-voltage | it |
dc.subject | low-power | it |
dc.subject | time interleaving | it |
dc.title | Studio ed implementazione di convertitori A/D ad approssimazioni successive per applicazioni a frequenze medio-alte | it |
dc.title.alternative | Design and implementation of successive approximation A/D converter for medium-high frequency aplpication | it |
dc.type | Doctoral thesis | it |
dc.subject.soggettario | Ingegneria informatica | it |
dc.subject.miur | ING-INF/01 | it |
dc.description.fulltext | open | en |
Appears in Collections: | Tecnologie dell'informazione. Tesi di dottorato |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
TesiDottoratoSenzaCopertina.pdf | Tesi dottorato Bigi | 845.4 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.